本文作者:admin

弱上拉和强上拉的区别

促天科技 2025-08-02 10:48 0 0条评论

弱上拉和强上拉的区别

上拉是指通过一个连接在IO口可电源之间的电阻将不确定或高电平驱动能力不够的电位控制在高电平。上拉电阻越大,驱动能力越强,抗干扰能力越强,功耗也越大。在高速电路中,对信号上升沿有一定的抑制作用,需要注意。上拉电阻一般取值在1kΩ~10kΩ之间。

    弱上拉和强上拉的说法不是很规范!上拉电阻阻值小时,可称为强上拉,反之,称为弱上拉。

    弱上拉就是当输出高电平时,能够输出的电流很小,很容易被别的强下拉拉低,因而叫做弱上拉。例如上拉电流为几百uA这样子。上拉电阻的大小来决定上拉能力,小电阻强上拉,大电阻弱上拉。

扩展资料:

通俗易懂谈上拉电阻与下拉电阻:

所谓上拉电阻就是:将一个不确定信号(高或低电平),通过一个电阻与电源VCC相连,固定在高电平;

同理下拉电阻就是:将一个不确定信号(高或低电平),通过一个电阻与地GND相连,固定在低电平。

1、上拉电阻与下拉电阻用在什么场合? 

 答:用在数字电路中,存在高低电平的场合。

2、上拉电阻与下拉电阻怎么接线?

 答:上拉电阻:电阻一端接VCC,一端接逻辑电平接入引脚(如单片机引脚)

下拉电阻:电阻一端接GND,一端接逻辑电平接入引脚(如单片机引脚)

上拉电阻与下拉电阻的作用

1、提高输出引脚的驱动能力:

例如,当STM32的CPU引脚输出高电平,但由于后续电路的影响,输出的高电平不高,就是达不到VCC,影响电路工作。所以要接上拉电阻(其实就是增加导线的输出电流)。下拉电阻情况相反,让STM32的CPU引脚输出低电平,结果由于后续电路影响输出的低电平达不到GND(其实就是降低导线的输出电流),所以接个下拉电阻。

2、 在引脚电平不定的时候,让后面有一个稳定的电平:

例如,以接上拉电阻举例,在STM32刚上电的时候,芯片引脚电平是不定的,特别引脚是接按键的时候,必须给他个确定的电平,下拉电阻的作用就是如果前面的引脚电平不定的话,强制让电平保持在高电平。

3、防止引脚悬空,否则会容易产生积累电荷,静电荷,造成电路不稳定。

1、按键的上拉电阻为什么是10k欧姆?

答:按键的上拉电阻可以是3.3k、4.7k、5.1k、10k都可以,但是电阻越小功耗越大,在现在的智能生态下,我们做追求的是低功耗,高效率,10k是大多数智能产品芯片所能识别到的引脚电流,如果电阻太大,电流太小,引脚识别不了,所以10k是个折中的方案。

TTL和CMOS之间的区别,优缺点?

谈谈TTL和CMOS电平(转贴)

TTL——Transistor-Transistor Logic

HTTL——High-speed TTL

LTTL——Low-power TTL

STTL——Schottky TTL

LSTTL——Low-power Schottky TTL

ASTTL——Advanced Schottky TTL

ALSTTL——Advanced Low-power Schottky TTL

FAST(F)——Fairchild Advanced schottky TTL

CMOS——Complementary metal-oxide-semiconductor

HC/HCT——High-speed CMOS Logic(HCT与TTL电平兼容)

AC/ACT——Advanced CMOS Logic(ACT与TTL电平兼容)(亦称ACL)

AHC/AHCT——Advanced High-speed CMOS Logic(AHCT与TTL电平兼容)

FCT——FACT扩展系列,与TTL电平兼容

FACT——Fairchild Advanced CMOS Technology

1,TTL电平:

输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平

是0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是

0.4V。

2,CMOS电平:

1逻辑电平电压接近于电源电压,0逻辑电平接近于0V。而且具有很宽的噪声容限。

3,电平转换电路:

因为TTL和COMS的高低电平的值不一样(ttl 5v<==>cmos 3.3v),所以互相连接时需

要电平的转换:就是用两个电阻对电平分压,没有什么高深的东西。哈哈

4,OC门,即集电极开路门电路,OD门,即漏极开路门电路,必须外界上拉电阻和电源才能

将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载,所以又叫做驱

动门电路。

5,TTL和COMS电路比较:

1)TTL电路是电流控制器件,而coms电路是电压控制器件。

2)TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。

COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。

COMS电路本身的功耗与输入信号的脉冲频率有关,频率越高,芯片集越热,这是正常

现象。

3)COMS电路的锁定效应:

COMS电路由于输入太大的电流,内部的电流急剧增大,除非切断电源,电流一直在增大

。这种效应就是锁定效应。当产生锁定效应时,COMS的内部电流能达到40mA以上,很容易

烧毁芯片。

防御措施:

1)在输入端和输出端加钳位电路,使输入和输出不超过不超过规定电压。

2)芯片的电源输入端加去耦电路,防止VDD端出现瞬间的高压。

3)在VDD和外电源之间加线流电阻,即使有大的电流也不让它进去。

4)当系统由几个电源分别供电时,开关要按下列顺序:开启时,先开启COMS电路得电

源,再开启输入信号和负载的电源;关闭时,先关闭输入信号和负载的电源,再关闭COMS

电路的电源。

6,COMS电路的使用注意事项

1)COMS电路时电压控制器件,它的输入总抗很大,对干扰信号的捕捉能力很强。所以

,不用的管脚不要悬空,要接上拉电阻或者下拉电阻,给它一个恒定的电平。

2)输入端接低内组的信号源时,要在输入端和信号源之间要串联限流电阻,使输入的

电流限制在1mA之内。

3)当接长信号传输线时,在COMS电路端接匹配电阻。

4)当输入端接大电容时,应该在输入端和电容间接保护电阻。电阻值为R=V0/1mA.V0是

外界电容上的电压。

5)COMS的输入电流超过1mA,就有可能烧坏COMS。

7,TTL门电路中输入端负载特性(输入端带电阻特殊情况的处理):

1)悬空时相当于输入端接高电平。因为这时可以看作是输入端接一个无穷大的电阻。

2)在门电路输入端串联10K电阻后再输入低电平,输入端出呈现的是高电平而不是低电

平。因为由TTL门电路的输入端负载特性可知,只有在输入端接的串联电阻小于910欧时,

它输入来的低电平信号才能被门电路识别出来,串联电阻再大的话输入端就一直呈现高电

平。这个一定要注意。COMS门电路就不用考虑这些了。

8,TTL电路有集电极开路OC门,MOS管也有和集电极对应的漏极开路的OD门,它的输出就叫

做开漏输出。

OC门在截止时有漏电流输出,那就是漏电流,为什么有漏电流呢?那是因为当三机管截

止的时候,它的基极电流约等于0,但是并不是真正的为0,经过三极管的集电极的电流也

就不是真正的0,而是约0。而这个就是漏电流。开漏输出:OC门的输出就是开漏输出;OD

门的输出也是开漏输出。它可以吸收很大的电流,但是不能向外输出的电流。所以,为了

能输入和输出电流,它使用的时候要跟电源和上拉电阻一齐用。OD门一般作为输出缓冲/驱

动器、电平转换器以及满足吸收大负载电流的需要。

9,什么叫做图腾柱,它与开漏电路有什么区别?

TTL集成电路中,输出有接上拉三极管的输出叫做图腾柱输出,没有的叫做OC门。因为

TTL就是一个三级关,图腾柱也就是两个三级管推挽相连。所以推挽就是图腾。一般图腾式

输出,高电平400UA,低电平8MA

45

回答者